Lịch sử commit

Tác giả SHA1 Thông báo Ngày
  pierre 92cd9502ef Merge of revisions 40277 6 năm trước cách đây
  pierre 36f9ce1cb2 Merge of trunk commits 39983,39986,40109 6 năm trước cách đây
  florian 4f5f3c4a09 + support for vmov.xx vreg,#imm on arm 7 năm trước cách đây
  nickysn 518cdf9674 * replaced the saved_XXX_registers arrays with virtual methods inside 7 năm trước cách đây
  Jonas Maebe 880d438704 * renamed t<cpuname>procinfo to tcpuprocinfo for all targets, so we can 8 năm trước cách đây
  florian ad71b8348e * S1..S15 do not need to be marked as volatile as they are sub-registers of double size registers 9 năm trước cách đây
  Jeppe Johansen 5ca1740bee Fix issue in is_thumb32_imm. imm<11:10> have to be non-zero meaning the rotate only works from 8 to 31. Caused 0x8000001F to be mistaken for a valid immediate. 10 năm trước cách đây
  Jeppe Johansen 3d7dce81fe Make MRS and MSR use the right encoding on Thumb architectures. 10 năm trước cách đây
  Jeppe Johansen 71cdedea82 Add missing NOP, and B instruction forms. 10 năm trước cách đây
  Jeppe Johansen 5c3093a937 Add most non-VFP Thumb-2 instruction entries for the ARM internal writer. 10 năm trước cách đây
  Jeppe Johansen d023c63ad0 Add a lot of instruction table entries and missing instructions for support of most ARM32 mode instructions from ARMv4 up ARMv7A. 11 năm trước cách đây
  masta fb52392e20 Reformat and comment is_thumb32_imm 11 năm trước cách đây
  svenbarth c48d572996 Implement support for saving and restoring address registers. 12 năm trước cách đây
  florian d4968e054b + arm: tsettings.instructionset 12 năm trước cách đây
  florian 086ae4b999 Merge r22905 and r22906 12 năm trước cách đây
  florian 1eeeb309c7 * intial armv6m support, it is not working yet, constant pool insertation and conditional branch fixup is not working yet 12 năm trước cách đây
  florian 47d43750e4 * remove unused units from uses statements 12 năm trước cách đây
  masta e327b4581c Use TRegNameTable instead of array[tregisterindex] of string[10] 13 năm trước cách đây
  Jeppe Johansen 4e84431dde Fix some optimizations which assume that there are 3 operands 13 năm trước cách đây
  Jeppe Johansen 666332385d Added coprocessor registers, and support for 6 operands(MCR/MRC instructions, etc) 13 năm trước cách đây
  Jeppe Johansen a8f9b0dac4 Added initial support for the Cortex-M4F FPv4_S16 FPU 13 năm trước cách đây
  Jeppe Johansen 3e963a49e2 Added support for IT block merging 13 năm trước cách đây
  Jeppe Johansen 9ec9b44784 Add CBNZ/CBZ instructions 13 năm trước cách đây
  florian 54d3d736f5 * patch by Jeppe Johansen to add support for handling different flags for xPSR regs, 13 năm trước cách đây
  masta d8af83d252 Introduce a version of MatchInstruction for multiple instructions 13 năm trước cách đây
  florian 55e6da6d28 * make cpubase for arm use inlining 13 năm trước cách đây
  florian d8161c185c + track usage of flags by using a new register RS_/NR_DEFAULTFLAGS 13 năm trước cách đây
  masta d987cee96a Introduce split_into_shifter_const to ARM-Code Generator 13 năm trước cách đây
  masta 3205169ab9 Use roldword intrinsic instead of function rotl. 13 năm trước cách đây
  Jonas Maebe 708a2532fc * consistently define empty saved_mm_registers arrays as containing a single 13 năm trước cách đây