Jonas Maebe 1b66995754 * factored out check to determine whether a variable can be subscripted in 7 năm trước cách đây
..
aasmcpu.pas e23ed15634 * MIPS: reworked and fixed procedure fixup_jmps: 9 năm trước cách đây
aoptcpu.pas 5165497498 * MIPS: fixed TCpuAsmOptimizer.InstructionLoadsFromReg, it now correctly considers instructions that read their first operand. 8 năm trước cách đây
aoptcpub.pas 93e0dd9c2f * Patch from Fuxin Zhang: other mips and mipsel CPUs changes 13 năm trước cách đây
aoptcpud.pas 0c8546f94c * more MIPS code of David Zhang integrated 15 năm trước cách đây
cgcpu.pas 880d438704 * renamed t<cpuname>procinfo to tcpuprocinfo for all targets, so we can 8 năm trước cách đây
cpubase.pas 3df9ac43a5 * cpubase unit, function findreg_by_number and dwarf_reg: 8 năm trước cách đây
cpuelf.pas 578348817b * MIPS: some progress with linker: 9 năm trước cách đây
cpugas.pas 74a49b5f91 * restructured the the TExternalAssembler constructors so that the 8 năm trước cách đây
cpuinfo.pas 73c46a5988 - removed unused constants 8 năm trước cách đây
cpunode.pas a0efde8167 * automatically generate necessary indirect symbols when a new assembler 9 năm trước cách đây
cpupara.pas 880d438704 * renamed t<cpuname>procinfo to tcpuprocinfo for all targets, so we can 8 năm trước cách đây
cpupi.pas 880d438704 * renamed t<cpuname>procinfo to tcpuprocinfo for all targets, so we can 8 năm trước cách đây
cputarg.pas b2b26f84cf * partially merged the mips-embedded branch of Michael Ring: 11 năm trước cách đây
hlcgcpu.pas a25ebbba3e + added volatility information to all memory references 8 năm trước cách đây
itcpugas.pas 11a9ff4a43 * Removed unused vars for mipsel compiler. 10 năm trước cách đây
mipsreg.dat f870b0f8fc Fix stabs number for FPU register, which start at 38 instead of 32 8 năm trước cách đây
ncpuadd.pas 11a9ff4a43 * Removed unused vars for mipsel compiler. 10 năm trước cách đây
ncpucall.pas 4c68ea1000 * use pocalls_cdecl and cstylearrayofconst more consistently instead of 8 năm trước cách đây
ncpucnv.pas a25ebbba3e + added volatility information to all memory references 8 năm trước cách đây
ncpuinln.pas 4065483a50 * completed thlcgobj.location_force_fpureg(), use it everywhere and removed 11 năm trước cách đây
ncpuld.pas 4b820a1ca5 - Removed tcgloadnode.generate_picvaraccess, it is never used and is not necessary because PIC stuff is handled at lower levels. 12 năm trước cách đây
ncpumat.pas 7949bebb8d * synchronised with r28168 of trunk 11 năm trước cách đây
ncpuset.pas a25ebbba3e + added volatility information to all memory references 8 năm trước cách đây
opcode.inc 4e7c908b0d + MIPS: added movn and movz instructions. 11 năm trước cách đây
racpugas.pas 1b66995754 * factored out check to determine whether a variable can be subscripted in 7 năm trước cách đây
rgcpu.pas a25ebbba3e + added volatility information to all memory references 8 năm trước cách đây
rmipscon.inc e367ccc0ee * MIPS: changed superregister number for $fcc0..$fcc7 to start from 32, so that range 0..31 can be used without translating into symbolic names. 11 năm trước cách đây
rmipsdwf.inc c260879439 * MIPS: updated registers, dropped special registers not recognized by GAS (actually, "pc" is recognized, but it is used only for MIPS16 mode, so it is easier to add back if/when this mode is supported), added FPU condition code registers ($fcc0..$fcc7). 11 năm trước cách đây
rmipsgas.inc c260879439 * MIPS: updated registers, dropped special registers not recognized by GAS (actually, "pc" is recognized, but it is used only for MIPS16 mode, so it is easier to add back if/when this mode is supported), added FPU condition code registers ($fcc0..$fcc7). 11 năm trước cách đây
rmipsgri.inc c260879439 * MIPS: updated registers, dropped special registers not recognized by GAS (actually, "pc" is recognized, but it is used only for MIPS16 mode, so it is easier to add back if/when this mode is supported), added FPU condition code registers ($fcc0..$fcc7). 11 năm trước cách đây
rmipsgss.inc f58fcdf401 + basic mips stuff 20 năm trước cách đây
rmipsnor.inc c260879439 * MIPS: updated registers, dropped special registers not recognized by GAS (actually, "pc" is recognized, but it is used only for MIPS16 mode, so it is easier to add back if/when this mode is supported), added FPU condition code registers ($fcc0..$fcc7). 11 năm trước cách đây
rmipsnum.inc c260879439 * MIPS: updated registers, dropped special registers not recognized by GAS (actually, "pc" is recognized, but it is used only for MIPS16 mode, so it is easier to add back if/when this mode is supported), added FPU condition code registers ($fcc0..$fcc7). 11 năm trước cách đây
rmipsrni.inc c260879439 * MIPS: updated registers, dropped special registers not recognized by GAS (actually, "pc" is recognized, but it is used only for MIPS16 mode, so it is easier to add back if/when this mode is supported), added FPU condition code registers ($fcc0..$fcc7). 11 năm trước cách đây
rmipssri.inc c260879439 * MIPS: updated registers, dropped special registers not recognized by GAS (actually, "pc" is recognized, but it is used only for MIPS16 mode, so it is easier to add back if/when this mode is supported), added FPU condition code registers ($fcc0..$fcc7). 11 năm trước cách đây
rmipssta.inc fd6d3b4971 Regenerated after change in mipsreg.dat 8 năm trước cách đây
rmipsstd.inc c260879439 * MIPS: updated registers, dropped special registers not recognized by GAS (actually, "pc" is recognized, but it is used only for MIPS16 mode, so it is easier to add back if/when this mode is supported), added FPU condition code registers ($fcc0..$fcc7). 11 năm trước cách đây
rmipssup.inc e367ccc0ee * MIPS: changed superregister number for $fcc0..$fcc7 to start from 32, so that range 0..31 can be used without translating into symbolic names. 11 năm trước cách đây
strinst.inc 4e7c908b0d + MIPS: added movn and movz instructions. 11 năm trước cách đây
symcpu.pas 7dd1d6aa77 o fixes handling of iso i/o parameters/program parameters: 10 năm trước cách đây