Jonas Maebe d452686c39 * moved pbestrealtype from symdef to symcpu před 11 roky
..
aasmcpu.pas 20dbda751a * fixed sparc compilation after addr_lo/hi changes před 18 roky
aoptcpu.pas da910d654c + SPARC: two more peephole optimizations před 11 roky
aoptcpub.pas 2f5ce095ce * RefsHaveIndexReg -> cpurefshaveindexreg před 13 roky
aoptcpud.pas 790a4fe2d3 * log and id tags removed před 20 roky
cgcpu.pas 534ecbda9f * SPARC: r26561 caused a_op_const_reg_reg used for zero-extending 8-bit values to be optimized away. Fixed by replacing it with an explicit instruction. před 11 roky
cpubase.pas eaba90dda7 * SPARC: since peephole optimizer recognizes only one conditional branching instruction, generate all branches using A_Bxx opcode, and change it to A_FBxx if necessary when writing assembler. This enables optimization of floating-point branches. před 11 roky
cpuelf.pas 0aa7204707 + Added codes of dynamic relocations to TElfTarget; since most targets use similar dynamic relocation model differing only in code values, this will allow to do majority of handling in the base class. před 12 roky
cpugas.pas 5e6669890a Handle asmextraopt in powerpc, mips and sparc assemblers před 11 roky
cpuinfo.pas e190f76dd9 * removed spaces from sparc cpu name strings so they can be much easier used před 13 roky
cpunode.pas b57c95043f + support overriding tdef/tsym methods with target-specific functionality: před 11 roky
cpupara.pas 2c02e8a726 - i386, x86_64, SPARC: removed paramanager.getintparaloc overrides, it is handled by generic implementation since r24716. před 11 roky
cpupi.pas 176d8434e4 * SPARC: completely rewrote PIC-related code, got it twice shorter in source lines and much less instructions in generated code. před 11 roky
cputarg.pas 7587145320 Add possibility to test sparc elf generator with -dTEST_AGSPARC_ELF před 13 roky
hlcgcpu.pas 72e9cfee24 * create/destroy also the high level code generator for all architectures, před 14 roky
itcpugas.pas 790a4fe2d3 * log and id tags removed před 20 roky
ncpuadd.pas 4065483a50 * completed thlcgobj.location_force_fpureg(), use it everywhere and removed před 11 roky
ncpucall.pas 51825b6f2e compiler: change ret_in_param to accept tabstractprocdef instead of tproccalloption to allow check more options (required for record constructor implementation) před 12 roky
ncpucnv.pas 4065483a50 * completed thlcgobj.location_force_fpureg(), use it everywhere and removed před 11 roky
ncpuinln.pas 4065483a50 * completed thlcgobj.location_force_fpureg(), use it everywhere and removed před 11 roky
ncpumat.pas 4065483a50 * completed thlcgobj.location_force_fpureg(), use it everywhere and removed před 11 roky
ncpuset.pas e163a2c813 * MIPS and SPARC: determine whether case expression is in range using a single unsigned comparison (like it is done on other targets). před 11 roky
opcode.inc 9a486d73ba + SPARC: support FNEGd/FNEGq internal instructions, and use them to implement floating-point negation more efficiently. před 11 roky
racpu.pas 18eb495d0f * give a regular error message instead of an internal error on x86 před 18 roky
racpugas.pas eaba90dda7 * SPARC: since peephole optimizer recognizes only one conditional branching instruction, generate all branches using A_Bxx opcode, and change it to A_FBxx if necessary when writing assembler. This enables optimization of floating-point branches. před 11 roky
rgcpu.pas d2a9308181 + SPARC: implemented register spill replacement. před 11 roky
rspcon.inc c3da1aa542 Reenabled D0-D30 registers před 13 roky
rspdwrf.inc c3da1aa542 Reenabled D0-D30 registers před 13 roky
rspnor.inc c3da1aa542 Reenabled D0-D30 registers před 13 roky
rspnum.inc c3da1aa542 Reenabled D0-D30 registers před 13 roky
rsprni.inc c3da1aa542 Reenabled D0-D30 registers před 13 roky
rspsri.inc c3da1aa542 Reenabled D0-D30 registers před 13 roky
rspstab.inc c3da1aa542 Reenabled D0-D30 registers před 13 roky
rspstd.inc c3da1aa542 Reenabled D0-D30 registers před 13 roky
rspsup.inc c3da1aa542 Reenabled D0-D30 registers před 13 roky
spreg.dat c3da1aa542 Reenabled D0-D30 registers před 13 roky
strinst.inc 9a486d73ba + SPARC: support FNEGd/FNEGq internal instructions, and use them to implement floating-point negation more efficiently. před 11 roky
symcpu.pas d452686c39 * moved pbestrealtype from symdef to symcpu před 11 roky